第1章 微型計算機概論
微處理器——由運算器、控制器、寄存器陣列組成
微型計算機——以微處理器為基礎,配以內存以及輸入輸出接口電路和相應的輔助電路而構成的裸機
微型計算機系統——由微型計算機配以相應的外圍設備及其它軟件而構成的系統
單片機——又稱為“微控制器”和“嵌入式計算機”,是單片微型計算機
單板機——屬于計算機系統
總線——是CPU、內存、I/O接口之間相互交換信息的公共通路,由數據總線(雙向)、地址總線和控制總線組成
微機系統中的三種總線:
1. 片總線,元件級總線
2. 內總線(I-BUS),系統總線
3. 外總線(E-BUS),通信總線
第二章 80X86處理器
8086CPU兩個獨立的功能部件:
1. 執行部件(EU),由通用計算器、運算器和EU控制系統等組成,EU從BIU的指令隊列獲得指令并執行
2. 總線接口部件(BIU),由段寄存器、指令指針、地址形成邏輯、總線控制邏輯和指令隊列等組成,負責從內存中取指令和取操作數
8086CPU的兩種工作方式:
1. 最小方式,MN/MX接+5V(MX為低電平),用于構成小型單處理機系統
支持系統工作的器件:
(1) 時鐘發生器,8284A
(2) 總線鎖存器,74LS373
(3) 總線收發器,74LS245
控制信號由CPU提供
2. 最大方式,MN/MX接地(MX為低電平),用于構成多處理機和協處理機系統
支持系統工作的器件:
(1) 時鐘發生器,8284A
(2) 總線鎖存器,74LS373
(3) 總線收發器,74LS245
(4) 總線控制芯片,8288
控制信號由8288提供
指令周期、總線周期、時鐘周期的概念及其相互關系:
1. 執行一條指令所需要的時間稱為指令周期
2. 一個CPU同外部設備和內存儲器之間進行信息交換過程所需要的時間稱為總線周期
3. 時鐘脈沖的重復周期稱為時鐘周期
4. 一個指令周期由若干個總線周期組成,一個總線周期又由若干個時鐘周期組成
5. 8086CPU的總線周期至少由4個時鐘周期組成
6. 總線周期完成一次數據傳輸包括:傳送地址,傳送數據
等待周期——在等待周期期間,總線上的狀態一直保持不變
空閑周期——總線上無數據傳輸操作
MMX——多媒體擴展
SEC——單邊接口,PENTIUM2的封裝技術
SSE——數據流單指令多數據擴展,PENTIUM3的指令集
亂序執行——不完全按程序規定的指令順序執行(PENTIUM PRO)
推測執行——遇到轉移指令時,不等結果出來便先推測可能往哪里轉移以便提前執行(PENTIUM PRO)
8086CPU邏輯地址與物理地址的關系:
1. CPU與存儲器交換信息,使用20位物理地址
2. 程序中所涉及的都是16位邏輯地址
3. 物理地址 == 段基值 * 16 + 偏移地址
4. 20條地址線 == 1M,(00000H ~ FFFFFH);16條數據線 == 64K,(0000H ~ FFFFH)
5. 段起始地址必須能被16整除
8086的結構,各引腳功能,全部要掌握 (教科書 P14 ~ P18)
復位(RESET)時CPU內寄存器狀態:
1. PSW(FR)、IP、DS、SS、ES清零
2. CS置FFFFH
3. 指令隊列變空
8086CPU外部總線16位,8088CPU外部總線8位
80286CPU:
1. 16位CPU
2. 兩種工作方式:
(1) 實地址方式,使用20條地址線,兼容8086全部功能
(2) 保護虛地址方式,使用24條地址線,有16M的尋址能力
80386CPU:
1. 32位CPU
2. 數據線32位
3. 地址線32位,直接尋址4GB
4. 內部寄存器32位
5. 三種存儲器地址空間:邏輯地址,線性地址,物理地址
6. 三種工作方式:實方式,保護方式,虛擬8086方式
80486CPU:
1. 采用RISC
2. 集成FPU和CACHE
第三章 存儲器及其接口
半導體存儲器分類:
1. 隨機存取存儲器,RAM
(1) 靜態RAM,SRAM (HM6116,2K * 8)
(2) 動態RAM,DRAM,需要刷新電路 (2164,64K * 1)
2. 只讀存儲器,ROM
(1) PROM,可編程ROM,一次性寫入ROM
(2) EPROM,可擦除可編程ROM (INTEL2732A,4K * 8)
(3) EEPROM,電可擦除可編程ROM
半導體存儲器的性能指標:
1. 存儲容量
2. 存取速度 (用兩個時間參數表示:存取時間,存取周期)
3. 可靠性
4. 性能/價格比
內存條及其特點:
內存條是一個以小型板卡形式出現的存儲器產品,它的特點是:安裝容易,便于用戶進行更換,也便于擴充內存容量
HM6116、2164、INTEL2732A的外特性 (教科書 P50 ~ P53)
INTEL2732A的6種工作方式:
1. 讀
2. 輸出禁止
3. 待用
4. 編程
5. 編程禁止
6. INTEL標識符
實現片選控制的三種方法:
1. 全譯碼
2. 部分譯碼 (可能會產生地址重疊)
3. 線選法
地址重疊——多個地址指向同一存儲單元
存儲器芯片同CPU連接時應注意的問題:
1. CPU總線的負載能力問題
2. CPU的時序同存儲器芯片的存取速度的配合問題
16位微機系統中,內存儲器芯片的奇偶分體:
1. 1M字節分成兩個512K字節 (偶存儲體,奇存儲體)
2. 偶存儲體同低8位數據總線(D7 ~ D0)相連接,奇存儲體同高8位數據總線(D15 ~ D8)相連接
3. CPU的地址總線A19 ~ A1同兩個存儲體中的地址線A18 ~ A0相連接,CPU地址總線的最低位A0和BHE(低電平)用來選擇存儲體
4. 要訪問的16位字的低8位字節存放在偶存儲體中,稱為對準字,訪存只需要一個總線周期;要訪問的16位字的低8位字節存放在奇存儲體中,稱為未對準字,訪存需要兩個總線周期
5. 8088CPU數據總線是8位,若進行字操作,則需要兩個總線周期,第一個周期訪問低位,第二個周期訪問高位
存儲器的字位擴展,考試必考 (教科書 P71 習題2、習題6)
74LS138的綜合應用必須熟練掌握,考試必考: (教科書 P55 ~ P58; P71 ~ P72 習題7、習題8; P231 第五2題)
1. 存儲器芯片的地址范圍
2. 地址線的連接 (片內地址,片外地址)
3. 數據線的連接
4. 控制線的連接 (片選信號CE,寫信號WE,輸出信號OE等,以上信號都為低電平)
第4章 輸入輸出與中斷
I/O接口——把外圍設備同微型計算機連接起來實現數據傳送的控制電路稱為“外設接口電路”,即I/O接口
I/O端口——I/O接口中可以由CPU進行讀或寫的寄存器被稱為“端口”
外設接口與CPU的信息傳送:
1. 外設接口通過微機總線(片總線、內總線、外總線)與CPU連接
2. CPU同外設接****換的三種信息:
(1) 數據信息,包括數字量、模擬量和開關量
(2) 狀態信息,表示外設當前所處的工作狀態
(3) 控制信息用于控制外設接口的工作
3. 數據信息、狀態信息、控制信息都是通過數據總線來傳送的
I/O端口的編址方式及其特點:
1. 獨立編址(專用的I/O端口編址)——存儲器和I/O端口在兩個獨立的地址空間中
(1) 優點:I/O端口的地址碼較短,譯碼電路簡單,存儲器同I/O端口的操作指令不同,程序比較清晰;存儲器和I/O端口的控制結構相互獨立,可以分別設計
(2) 缺點:需要有專用的I/O指令,程序設計的靈活性較差
2. 統一編址(存儲器映像編址)——存儲器和I/O端口共用統一的地址空間,當一個地址空間分配給I/O端口以后,存儲器就不能再占有這一部分的地址空間
(1) 優點:不需要專用的I/O指令,任何對存儲器數據進行操作的指令都可用于I/O端口的數據操作,程序設計比較靈活;由于I/O端口的地址空間是內存空間的一部分,這樣,I/O端口的地址空間可大可小,從而使外設的數量幾乎不受限制
(2) 缺點:I/O端口占用了內存空間的一部分,影響了系統的內存容量;訪問I/O端口也要同訪問內存一樣,由于內存地址較長,導致執行時間增加
微機系統中,數據傳送的控制方式:
1. 程序控制方式,以CPU為中心,數據傳送的控制來自CPU,通過預先編制好的程序實現數據的傳送
2. DMA方式,直接存儲器訪問,不需要CPU干預,也不需要軟件介入的高速傳送方式
程序控制傳送方式分為三種:
1. 無條件傳送方式,又稱“同步傳送方式”,用于外設的定時是固定的而且是已知的場合,外設必須在微處理器限定的指令時間內準備就緒,并完成數據的接收或發送
2. 查詢傳送方式,當CPU同外設工作不同步時,為保證數據傳送的正確而提出的,CPU必須先對外設進行狀態檢測,若外設已“準備好”,才進行數據傳送
3. 中斷傳送方式,解決了“無條件傳送方式”和“查詢傳送方式”只能串行工作的缺點,為了使CPU和外設之間可以并行工作,提出中斷傳送方式,采用中斷方式傳送數據時,CPU從啟動外設到外設就緒這段時間,仍在執行主程序,當“中斷服務程序”執行完畢后,則重新返回主程序
DMA操作的基本方法:
1. 周期挪用,DMA乘存儲器空閑時訪問存儲器,周期挪用不減慢CPU的操作
2. 周期擴展,CPU與DMA交替訪問存儲器,這種方法會使CPU處理速度減慢,一次只能傳送一個字節3. CPU停機方式,CPU等待DMA的操作,這是最常用的DMA方式,由于CPU處于空閑狀態,所以會降低CPU的利用率
DMAC及其傳送方式:
1. 在DMA傳送方式中,對數據傳送過程進行控制的硬件稱為DMA控制器,即:DMAC
2. DMAC的三種傳送方式:
(1) 單字節傳送方式
(2) 成組傳送方式
(3) 請求傳送方式
DMAC的基本功能:
1. 能接收外設的DMA請求信號,并能向外設發出DMA響應信號
2. 能向CPU發出總線請求信號,當CPU發出總線響應信號后,能接管對總線的控制權,進入DMA方式
3. 能發出地址信息,對存儲器尋址并修改地址指針
4. 能發出讀、寫等控制信號,包括存儲器訪問信號和I/O訪問信號
5. 能決定傳送的字節數,并能判斷DMA傳送是否結束
6. 能發出DMA結束信號,釋放總線,使CPU恢復正常工作
8086中斷的特點:
1. 最多可處理256種不同的中斷類型,每個中斷都有一個中斷類型碼
2. 外部中斷(硬件中斷);內部中斷(軟件中斷)
8086內部中斷的特點:
1. 中斷類型碼或者包含在指令中,或者是預先規定的
2. 不執行INTA總線周期
3. 除單步中斷外,任何內部中斷都無法禁止
4. 除單步中斷外,任何內部中斷的優先級都比任何外部中斷的高
中斷向量表:
1. 中斷向量表是存放中斷服務程序入口地址(即:中斷向量)的表格
2. 它存放在存儲器的最低端,共1024個字節,每4個字節存放一個中斷向量(形成一個單元),一共可存256個中斷向量
3. 每個單元(4字節)高地址的兩個字節存放中斷向量的段基值,低地址存放偏移量
4. 每個單元(4字節)的最低地址為向量表地址指針,其值為對應的中斷類型碼乘4
8086中斷系統、中斷分類 (南京大學出版的《應試指導》 P50 表格)
中斷控制器的基本要求:
1. 能控制多個中斷源,實現中斷傳送
2. 能對多個中斷源同時發出的中斷請求進行優先級判別
3. 能實現中斷嵌套
4. 能提供對應中斷源的中斷類型碼
可編程中斷控制器8259A的主要功能:
1. 每一片8259A可管理8級優先權中斷源,通過8259A的級聯,最多可管理64級優先權的中斷源
2. 對任何一級中斷源都可單獨進行屏蔽,使該級中斷請求暫時被掛起,直到取消屏蔽時為止
3. 能向CPU提供可編程的標識碼,對于8086CPU來說就是中斷類型碼
4. 具有多種中斷優先權管理方式:
(1) 完全嵌套方式
(2) 自動循環方式
(3) 特殊循環方式
(4) 特殊屏蔽方式
(5) 查詢排序方式
8259A的結構,由8個基本組成部分:
1. IRR,8位中斷請求寄存器,用來存放從外設來的中斷請求信號IR0 ~ IR7
2. IMR,8位中斷屏蔽寄存器,用來存放CPU送來的屏蔽信號
3. ISR,8位中斷服務寄存器,用來記憶正在處理中的中斷級別
4. PR,優先級判別器,也稱優先級分析器
5. 控制邏輯
6. 數據總線緩沖器
7. 讀/寫邏輯
8. 級聯緩沖器/比較器
其中,IRR、IMR、ISR、PR和控制邏輯五個部分是實現中斷優先管理的核心部件
8259A的中斷結束方式:
1. EOI命令方式:
(1) 普通EOI命令
(2) 特殊EOI命令
2. 自動EOI方式
8259A的中斷工作順序 (教科書 P93 ~ P94)
第五章 并行接口
片選——CE(低電平),確定當前對哪個芯片進行操作
讀寫——RD/WR(WR為低電平),決定CPU對I/O接口執行取出(讀)操作還是存入(寫)操作
可編程——通過計算機指令來選擇接口芯片的不同功能和不同通道
聯絡——CPU通過外設接口芯片同外設交換信息時,接口芯片與外設間有一定的"聯絡"信號:
(1) STB(低電平),選通信號
(2) RDY,就緒信號
接口電路應包含的電路單元:
1. 輸入/輸出數據鎖存器和緩沖器
2. 控制命令和狀態寄存器
3. 地址譯碼器
4. 讀寫控制邏輯
5. 中斷控制邏輯
簡單I/O接口芯片和可編程I/O接口芯片的異同處:
1. 相同點:都可實現CPU與外設間的數據傳送,都具有暫存信息的數據緩沖器或鎖存器
2. 不同點:
(1) 簡單接口芯片功能單一
(2) 可編程接口芯片具有多種工作方式,可用程序來改變其基本功能
74LS373鎖存器、74LS244緩沖器、74LS245數據收發器的外特性 (教科書 P100 ~ P103)
可編程并行接口芯片8255A的結構:
1. 數據總線緩沖器
2. 三個8位端口:PA、PB、PC
3. A組和B組的控制電路:A組控制PA和PC7 ~ PC4,B組控制PB和PC3 ~ PC0
4. 讀/寫控制邏輯
8255A的工作方式:
1. 方式0——基本輸入/輸出,輸出鎖存
2. 方式1——單向選通輸入/輸出,輸入輸出均鎖存
3. 方式2——雙向選通輸入/輸出,輸入輸出均鎖存,僅限于A組使用
8255A的應用要重點掌握,考試必考:
1. 教科書 P110 ~ P111 表格
2. 教科書 P111 ~ P112 8255A的初始化
3. 教科書 P113 應用舉例
4. 教科書 P117 習題7
8255A聯絡信號的作用:
1. STB(低電平):輸入選通信號
2. IBF:輸入緩沖器滿信號
3. OBF(低電平):輸出緩沖器滿信號
4. ACK(低電平):輸出時響應信號
5. INTR:中斷請求信號
6. INTE:中斷允許信號
7. INTE1:方式2,由PC6置/復位
8. INTE2:方式2,由PC4置/復位
8255A初始化的兩種控制命令字:
1. 方式選擇控制字(D7=1)
2. C口按位置/復位控制字(D7=0)
16位系統中并行接口的特點:
1. 8086最小方式的微機系統,8255A芯片最多可有16片,分為兩組掛到系統總線上
2. 一組8255A的端口地址在奇地址邊界上,另一組在偶地址邊界上
3. 每片8255A最多可提供3個8位端口(PA、PB、PC),每一組最多可有192條I/O線
第六章 定時器/計數器電路
定時器/計數器在微機系統中的作用:
1. 外部實時時鐘,以實現延時控制或定時
2. 能對外部事件計數的計數器
可編程定時器/計數器的典型結構:
1. 控制寄存器
2. 控制邏輯
3. 計數初值寄存器 CR
4. 計數執行單元 CE
5. 計數輸出鎖存器 OL
可編程間隔定時器8253-5具有三個獨立的16位減法計數器,三個計數器中每一個都有三條信號線:
(1) CLK——計數輸入,用于輸入定時基準脈沖或計數脈沖
(2) OUT——輸出信號,以相應的電平指示計數的完成,或輸出脈沖波形
(3) GATE——選通輸入,用于啟動或禁止計數器的操作
每個計數器都有三個寄存器:
(1) 控制寄存器
(2) 計數初值寄存器
(3) 減1計數寄存器
8253-5的初始化: (教科書 P121; P135 習題5; P231 第五。1題)
1. 寫入方式控制字
2. 寫入計數初始值
注意此2項對應不同的端口地址
8253-5的工作方式 (教科書 P122 ~ P127)
8253-5的工作方式 計數器啟動方式 輸出波形(N為計數初值)
方式0,計數結束中斷方式 軟件啟動 OUT在計數為0時,由L > H
方式1,硬件可重觸發單穩態方式 硬件啟動 N * TCLK的負脈沖
方式2,速率發生器 軟/硬件啟動 N * TCLK的重復負脈沖
方式3,方波方式 軟/硬件啟動 重復的方波
方式4,軟件觸發選通方式 軟件啟動 一個TCLK的負脈沖
方式5,硬件觸發選通方式 硬件啟動 一個TCLK的負脈沖
第七章 串行接口
在計算機領域中,有兩種數據通信方式:串行傳輸、并行傳輸,二者區別:
1. 距離:并行通信適用于近距離,串行通信適用于遠距離
2. 速度:并行接口的速度快于串行接口
3. 費用:串行通信費用低于并行通信
串行通信有兩種基本通信方法:
1. 異步通信(ASYNC),CPU與外設之間有兩項約定:字符格式、波特率
(1) 字符格式:1位起始位,低電平;5 ~ 8位數據位,低位在前,高位在后;1位奇偶校驗位;1——2位終止位,高電平
(2) 波特率,單位時間內傳送二進制數據的位數,以位/秒位單位
2. 同步通信(SYNC)
串行通信的傳送方向:
1. 單工
2. 半雙工
3. 全雙工
調制解調器(MODEM)的調制方式:
1. 調幅
2. 調頻(常用)
3. 調相
通用異步收發器UART是用硬件實現串行通信的通信接口電路,由三部分組成:
1. 接收器,將串行碼轉換為并行碼
2. 發送器,將并行碼轉換為串行嗎
3. 控制器
UART的三種出錯標志:
1. 奇偶錯誤 PE
2. 幀錯誤 TE
3. 溢出錯誤 OE
RS-232C是應用于串行二進制交換的數據通信設備DCE和數據終端設備DTE之間的標準接口,其電氣特性:
1. 數據“0”,空號,+3V ~ +15V
2. 數據“1”,傳號,-3V ~ -15V
3. 規定使用DB-25插頭座
DTE——數據終端設備
是產生二進制信號的數據源,也是接受信息的目的,是由數據發送器或數據接收器或兼具二者組成的設備
DCE——數據通信設備
是提供DTE與通信線路之間通信的建立,維持和終止連接等功能的設備,同時執行信號變換與編碼
可編程通信接口8251A,四個與MODEM相連的控制信號:
1. DTR(低電平),數據終端準備好(輸出)
2. DSR(低電平),數據裝置準備好(輸入)
3. RTS(低電平),請求發送(輸出)
4. CTS(低電平),清除發送信號(輸入)
8251A的初始化: (教科書 P149 ~ P150; P152 習題7)
1. 方式指令字,用來定義8251A的一般工作特性,必須緊接在復位后由CPU寫入
2. 命令指令字,用來指定芯片的實際操作,只有在已經寫入了方式指令字后,才能由CPU寫入命令指令字
此二者都是由CPU作為控制字寫入的,寫入時所用的口地址是相同的,復位后寫入方式指令字,復位前寫入的控制字都是命令指令字
8251A在工作中必須要CPU對它進行干預,CPU要做三種干預:
1. 初始化
2. 改變它的工作狀態
3. 及時讀寫數據
聲明:
(一)由于考試政策等各方面情況的不斷調整與變化,本網站所提供的考試信息僅供參考,請以權威部門公布的正式信息為準。
(二)本網站在文章內容來源出處標注為其他平臺的稿件均為轉載稿,免費轉載出于非商業性學習目的,版權歸原作者所有。如您對內容、版權等問題存在異議請與本站聯系,我們會及時進行處理解決。
相關推薦
2022年浙江自考《當代中國政治制度》復習筆記匯總
09-152023年10月浙江自考傳播學概論復習資料:有限效果論
08-30自考輔導資料:2019年10月《美學》知識點-崇高的內涵與特點
09-172022年浙江自考中國古代文學史(一)第三編第九章復習資料
10-312023年4月浙江自考外國文學史復習筆記:高爾基
12-262023年4月浙江自考中外教育簡史復習筆記:西歐中世紀教會學校
12-10自考輔導資料:2019年10月《美學》知識點-優美及優美的內涵與特點
09-17自考輔導資料:2021年10月《學前教育史》—論幼稚師范教育
06-05自考輔導資料:2021年10月《馬克思主義哲學原理》—矛盾是事物發展的動力
06-112023年浙江自考公共管理學串講資料:公共管理學的產生
03-02